- 1. Un sistem de calcul calcul capabil sa execute mai multe instructiuni este alcatuit din:
  - a. Memorie, unitate de executie, unitate de control
- 2. Registrul PC din masina IAS este:
  - a. Un registru numarator cu incrementare care contine adresa urmatoarei instructiuni
- 3. ? Registrul DR are urmatorul rol in masina IAS:
  - a. DR: registru general de date, operand ALU
  - b. POATE: DR registru de date, preia date de la AR
- 4. Registrul AC are urmatorul rol in masina IAS:
  - a. AC: registru accumulator, operand ALU, stocheaza ultimul rezultat ALU
  - b. AC: registru accumulator, conectat la DR
- 5. ? Registrul IR are urmatorul rol in masina IAS:
  - a. IR: registru instructiune, pe baza caruia se obtin prin decodificare semnalele de control
  - b. IR: registru instructiune, preia informatia opcode a instructiunii curente de la DR
- 6. Registrul AR are urmatorul lor in masina IAS:
  - a. AR: registru de adrese, mentine stabila adresa memoriei in ciclul curent de accesare a acesteia
  - b. MAYBE: AR: registru de adrese, preia de la PC adresa care trebuie accesata din memorie (proceed at your own risk)
- 7. In timpul stagiului Fetch intr-o masina IAS au loc urmatoarele actiuni, in ordine:
  - a. AR<-PC; DR<-Mem[AR]; PC <- PC+1, IR <-DR[opcode]
- 8. In timpul stagiului *Execute* intr-o masina IAS, instructiunea Load X presupune urmatoarele actiuni, in oridne:
  - a. AR<-DR[address]; DR<-Mem[AR]; AC<-DR
- 9. Adresarea imediata este caracterizata de:
  - a. incarcarea unei valori intr-un registru, ambele fiind fixe si codificate direct in hardware
- 10. ? Adresarea directa este caracterizata de:
  - a. POATE:Incarcarea unei vaori intr-un registru; valoarea si registrul sunt specificate in instructiune
  - b. Glenti a pus: incarcarea unei valori intr-un registru; registrul este fix, valoarea poate fi oricare si se specifica in instructiune
- 11. Adresarea indirecta este caracterizata de:
  - a. Incarcarea unei valori intr-un registru; valoarea si registrul provin din memorie si sunt specificate indirect in instructiune
- 12. Adresarea absoluta este caracterizata de:
  - a. Adresa specificata va fi utilizata in mod direct pentru accesul la memorie
- 13. Adresarea relativa este caracterizata de:
  - a. Adresa specificata se aduna la o alta valoare pentru a se obtine adresa din memorie care va fi accesata

- 14. Inlantuirea instructiunilor intr-un program este asigurata de:
  - a. Registrul PC care preia adresa calculata a urmatoarei instructiuni sau o genereaza prin incrementare
- 15. Adresa urmatoarei instructiuni care va fi executata poate fi generate in mod implicit:
  - a. Cu ajutorul registrului PC prin incrementarea sau preluarea unei valori din registrul DR
- 16. Adresa urmatoarei instructiuni care va fi executata poate fi generate in mod explicit:
  - a. Prin specificarea acesteia in codul instructiunii curente, furnizat de IR
- 17. ? Arhitectura unei unitati de control cablat presupune:
  - a. Decodificarea registrului IR, pe baza careia un automat secvential va produce semnale de control
- 18. Controlul cablat are urmatoarele caracteristici:
  - a. Este inflexibil, orice schimbare presupune modificari hardware
- 19. ? Controlul microprogramat presupune:
  - a. Accesul unei memorii pe baza informatiei din IR si decodificarea informatiilor, fiind rezultate semnalele de control
- 20. Controlul microprogramat are urmatoarele caracteristici:
  - a. Prezinta flexibilitate, fiind bazat pe un program binar care poate fi modificat fara a fi afectata implementarea hardware
- 21. Prin termenul firmware se intelege: Microprogramul continut de memoria de control dintr-un sistem
- 22. ? O tranzactie pe magistrala este realizata prin urmatorii pasi:
  - a. Identificarea dispozitivului partener prin transmiterea adresei si transferul de date propriu-zis
- 23. Termenul split transaction se refera la:
  - a. Impartirea tranzactiei in doua faze distincte de request si reply, atunci cand pe magistrala pot exista mai multe periferice cu rol de bus master
- 24. Arbitrarea pe magistrala este necesara deoarece:
  - a. Mai multe periferice pot solicita simultan acces la aceeasi magistrala
- 25. Referitor la daisy chaining se poate afirma ca:
  - a. Este o metoda de arbitrare in care semnalul Bus\_grant se propaga prin perifericele legate in lant pana la primul periferic care solicita magistrala
- 26. Referitorl la *polling* se poate afirma ca:
  - a. Este o metoda de arbitrare in care perifericele sunt adresate secvential de catre arbitru; perifericul care solicita magistrala raspunde prin pozitionarea semnalului comun Bus\_busy
- 27. Referitor la *independent requesting* se poate afirma ca:
  - a. Este o metoda de arbitrare in care fiecare periferic este conectat la arbitru prin semnale propria Bus\_request si Bus\_grant; semnalul Bus\_busy este comun
- 28. Termenul intrerupere/intreruperi se refera la:
  - a. Un mecanism prin care dispozitivele periferice solicita servicii din partea CPU

- **b. POATE:** un mecanism prin care dispozitivele periferice interogheaza succesiv CPU pentru a stabili daca este disponibil pentru servicii din partea lor) -> posibil sa fie gresit
- 29. ? In cazul intreruperilor vectorizate se poate spune ca:
  - a. Cererile de intrerupere sunt trecute printr-un registru de mascare si ajung apoi intr-un decodificator care pozitioneaza semnalul Interrupt\_request si genereaza adresa rutinei de tartare inreruperii deservite (asta e sigur)
- 30. ? In proiectul lui Wilkes, fiecare linie de iesire din decodificator are urmatorul rol:
  - a. Participa la generarea semnalelor de control
  - b. Participa la generarea adresei urmatoarei microinstructiuni
  - c. Poate e si c sau d...nu bag mana in foc
- 31. Intr-o microinstructiune, campul de control este: O reprezentare a semnalelor de control
- 32. !? Intr-o microinstructiune, campul de selectie este:
  - a. O codificare a semnalelor de selectie
  - b. Poate: O selectie a diferitelor microinstructiuni de salt
- 33. Arhitectura unei entitati de control de tip microprogramat include:
  - a. Un registru numit "micro Program Counter" care furnizeaza adresa urmatoarei microinstructiuni catre memoria de control
- 34. In general, o instructiune contine urmatoarele campuri:
  - a. O zona specifica unui cod de operatie (opcode) si o zona mai generala de date/adrese
- 35. In procesorul DLX, incrementarea registrului PC are loc in stagiul: IF
- 36. In procesorul DLX, scrierea in registri are loc in stagiul: WB
- 37. Fata de varianta fara pipeline, acelasi processor cu pipeline permite o accelerare teoretica:
  - a. Care tinde catre numarul de stagii pipeline
- 38. Atunci cand o resursa hardware este expusa unor accese multiple, simultan, care nu sunt suportate, vorbim despre: Hazard structural
- 39. Hazardul de date apare atunci cand:
  - a. Aceeasi adresa de memorie este accesata simultan de mai multe instructiuni
  - b. Ordinea accesului la operanzi este schimbata in pipeline (poate)
- 40. ? Hazardul de control apare atunci cand:
  - a. In pipeline se executa o instructiune de control conditionat si nu exista inca certitudinea adresei urmatoarei instructiuni
  - **b.** Poate e asta (dar nu cred): In pipeline se executa succesiv doua instructiuni de control conditionat si nu eixtsta inca certitudinea executiei celei de-a doua
- 41. Arbitarea pe magistrala este necesara deorece:
  - a. Mai multe periferice pot solicita simultan acces la aceeasi magistrala